![]() |
學(xué)校地址:湖南省 長(zhǎng)沙市 雨花區(qū) 車站南路紅花坡路口 |
![]() |
學(xué)校地址:湖南省 長(zhǎng)沙市 雨花區(qū) 車站南路紅花坡路口 |
第二電腦網(wǎng)總結(jié)了DDR3內(nèi)存和DDR2的區(qū)別,我們先來看一看技術(shù)規(guī)格對(duì)比表,從表中可以看到DDR3內(nèi)存相對(duì)于DDR2內(nèi)存,其實(shí)只是規(guī)格上的提高,并沒有真正的全面換代的新架構(gòu)。
DDR1 | DDR2 | DDR3 | |
電壓 VDD/VDDQ | 2.5V/2.5V | 1.8V/1.8V (+/-0.1) | 1.5V/1.5V (+/-0.075) |
I/O接口 | SSTL_25 | SSTL_18 | SSTL_15 |
數(shù)據(jù)傳輸率(Mbps) | 200~400 | 400~800 | 800~2000 |
容量標(biāo)準(zhǔn) | 64M~1G | 256M~4G | 512M~8G |
Memory Latency(ns) | 15~20 | 10~20 | 10~15 |
CL值 | 1.5/2/2.5/3 | 3/4/5/6 | 5/6/7/8 |
預(yù)取設(shè)計(jì)(Bit) | 2 | 4 | 8 |
邏輯Bank數(shù)量 | 2/4 | 4/8 | 8/16 |
突發(fā)長(zhǎng)度 | 2/4/8 | 4/8 | 8 |
封裝 | TSOP | FBGA | FBGA |
引腳標(biāo)準(zhǔn) | 184Pin DIMM | 240Pin DIMM | 240Pin DIMM |
1、邏輯Bank數(shù)量
DDR2 SDRAM中有4Bank和8Bank的設(shè)計(jì),目的就是為了應(yīng)對(duì)未來大容量芯片的需求。而DDR3很可能將從2Gb容量起步,因此起始的邏輯Bank就是8個(gè),另外還為未來的16個(gè)邏輯Bank做好了準(zhǔn)備。
2、封裝(Packages)---www.002pc.com
DDR3由于新增了一些功能,所以在引腳方面會(huì)有所增加,8bit芯片采用78球FBGA封裝,16bit芯片采用96球FBGA封裝,而DDR2則有60/68/84球FBGA封裝三種規(guī)格。并且DDR3必須是綠色封裝,不能含有任何有害物質(zhì)。
3、突發(fā)長(zhǎng)度(BL,Burst Length)
由于DDR3的預(yù)取為8bit,所以突發(fā)傳輸周期(BL,BurstLength)也固定為8,而對(duì)于DDR2和早期的DDR架構(gòu)的系統(tǒng),BL=4也是常用的,DDR3為此增加了一個(gè)4-bit BurstChop(突發(fā)突變)模式,即由一個(gè)BL=4的讀取操作加上一個(gè)BL=4的寫入操作來合成一個(gè)BL=8的數(shù)據(jù)突發(fā)傳輸,屆時(shí)可通過A12地址線來控制這一突發(fā)模式。而且需要指出的是,任何突發(fā)中斷操作都將在DDR3內(nèi)存中予以禁止,且不予支持,取而代之的是更靈活的突發(fā)傳輸控制(如4bit順序突發(fā))。
4、尋址時(shí)序(Timing)
就像DDR2從DDR轉(zhuǎn)變而來后延遲周期數(shù)增加一樣,DDR3的CL周期也將比DDR2有所提高。DDR2的CL范圍一般在2至5之間,而DDR3則在5至11之間,且附加延遲(AL)的設(shè)計(jì)也有所變化。DDR2時(shí)AL的范圍是0至4,而DDR3時(shí)AL有三種選項(xiàng),分別是0、CL-1和CL-2。另外,DDR3還新增加了一個(gè)時(shí)序參數(shù)――寫入延遲(CWD),這一參數(shù)將根據(jù)具體的工作頻率而定。
|
關(guān)于收錄1 |
關(guān)于收錄2 |
網(wǎng)站幫助 |
廣告合作 |
下載聲明 |
友情連接 |
網(wǎng)站地圖 |
| 共有文章: 15338 篇
今日新文: 32 篇
當(dāng)前在線: